実習・直伝!最新FPGAを使ったビデオ・システムの開発(プラット・フォーム構築編)
実習・直伝!最新FPGAを使ったビデオ・システムの開発(プラット・フォーム構築編)
|
|
【開催日】2014年9月20日(土) 10:00-18:00 1日コース
【セミナNo.】ES14-0088 【受講料】29,000円(税込)
【会場】東京・巣鴨 CQ出版社セミナ・ルーム [地図]
【セミナNo.】ES14-0088 【受講料】29,000円(税込)
【会場】東京・巣鴨 CQ出版社セミナ・ルーム [地図]
近年,FPGAデバイスのめざましい発展(性能向上,大規模化,ロー・コスト化)により,従来ASICで行っていた複雑なシステム・オン・チップ(SoC)の実現をデスクトップ上で手軽に実現できるようになってきた.
また,MPU等のIP(再利用可能設計済み回路)を使用することによりハードウェア設計の深い知識がなくてもオリジナル・チップを開発することが可能である.
本講座では簡単なカメラ・システムを例に,Aptina社製イメージ・センサ・モジュール(300万画素品使用)とXilinx社製Zynqデバイスを搭載したDigilent社製FPGAボード(ZyboまたはZedboard)を使用して,ビデオ・システム開発の基礎と組み込みMPUの活用方法を実際に演習を行いそのポイントを習得する.
また,ザイリンクス社最新統合設計環境「Vivado」(バージョン2014.2)で提供されるC言語設計高位合成ツール(HLS)やブロック・ベース・デザイン機能(IPインテグレータ)を適用して'脱'HDLによる設計効率化・'超'生産性向上開発手法も体験する.
また,MPU等のIP(再利用可能設計済み回路)を使用することによりハードウェア設計の深い知識がなくてもオリジナル・チップを開発することが可能である.
本講座では簡単なカメラ・システムを例に,Aptina社製イメージ・センサ・モジュール(300万画素品使用)とXilinx社製Zynqデバイスを搭載したDigilent社製FPGAボード(ZyboまたはZedboard)を使用して,ビデオ・システム開発の基礎と組み込みMPUの活用方法を実際に演習を行いそのポイントを習得する.
また,ザイリンクス社最新統合設計環境「Vivado」(バージョン2014.2)で提供されるC言語設計高位合成ツール(HLS)やブロック・ベース・デザイン機能(IPインテグレータ)を適用して'脱'HDLによる設計効率化・'超'生産性向上開発手法も体験する.
セミナ受講時にZyboボードもご購入いただけるバンドル・プランもご用意いたしました.なんと受講料金込みで\50,000-(税込)!
USBケーブルも付属して(通常販売品は付属なし),セミナ,ボードをそれぞれ個別購入するよりもかなりお得です.セミナお申込み時にご指定ください.
また,期間・数量限定でボードと付属品を収納・持ち運びに便利なプラスチック・ケースとポーチを差し上げます.(なくなり次第終了)ぜひこの機会をお見逃しなく!
1.はじめに
1.1 組み込みシステム開発での課題
1.2 プログラマブル・デバイスの変遷
2.ビデオ信号基礎
2.1 色空間体系
2.2 信号タイミング
2.3 物理伝送媒体
3.イメージ・センサ基礎
3.1 基本知識
3.2 I2C
3.3 べイヤー配列
4.開発環境概要
4.1 設計ツールおよび開発ボード
4.2 MPUおよびペリフェラルIPコア
4.3 システム構成
5.システム構築準備
5.1 データ・フロー・ビデオ・パイプライン
5.2 チップ・アーキテクチャ
6.システム構築実習
6.1 ベース・ハードウェア(カスタム・マイコン)構築
6.2 イメージ入出力処理サブ・システム(カスタムIPコア)の追加
6.3 制御ソフトウェアの作成
6.4 色補間処理のソフトウェア処理での実装
6.5 色補間処理の高位合成によるハードウェア化
6.5 システム・パワー・オンブート
7.より複雑なシステムの具現化事例紹介とデモ
(※LinuxOS実装によるウェブ制御フルHDビデオ・システム)
8.質疑応答
本セミナで使用する組み込みカメラの開発キット-Zybo版(Aptina社のイメージ・センサとXilinx社のFPGAを搭載)
同上-Zedboard版
●対象聴講者
・低コストにビデオ・システムを開発しようとしている方
・FPGAでのビデオ信号処理の実装方法の基礎を知りたい方
・C言語設計および非HDL設計に興味のある方
・FPGAに搭載されたMPUを活用したい方
・C言語またはHDLでの組込システム開発経験推奨
●講演の目標
・ビデオ・システム基礎の理解
・FPGAのシステム・プラット・フォームとしての応用方法の理解
・効率の良いハードウェア・ソフトウェア平行開発方法の理解
・本セミナの終了時刻は18:00を予定しています
USBケーブルも付属して(通常販売品は付属なし),セミナ,ボードをそれぞれ個別購入するよりもかなりお得です.セミナお申込み時にご指定ください.
また,期間・数量限定でボードと付属品を収納・持ち運びに便利なプラスチック・ケースとポーチを差し上げます.(なくなり次第終了)ぜひこの機会をお見逃しなく!
1.はじめに
1.1 組み込みシステム開発での課題
1.2 プログラマブル・デバイスの変遷
2.ビデオ信号基礎
2.1 色空間体系
2.2 信号タイミング
2.3 物理伝送媒体
3.イメージ・センサ基礎
3.1 基本知識
3.2 I2C
3.3 べイヤー配列
4.開発環境概要
4.1 設計ツールおよび開発ボード
4.2 MPUおよびペリフェラルIPコア
4.3 システム構成
5.システム構築準備
5.1 データ・フロー・ビデオ・パイプライン
5.2 チップ・アーキテクチャ
6.システム構築実習
6.1 ベース・ハードウェア(カスタム・マイコン)構築
6.2 イメージ入出力処理サブ・システム(カスタムIPコア)の追加
6.3 制御ソフトウェアの作成
6.4 色補間処理のソフトウェア処理での実装
6.5 色補間処理の高位合成によるハードウェア化
6.5 システム・パワー・オンブート
7.より複雑なシステムの具現化事例紹介とデモ
(※LinuxOS実装によるウェブ制御フルHDビデオ・システム)
8.質疑応答
本セミナで使用する組み込みカメラの開発キット-Zybo版(Aptina社のイメージ・センサとXilinx社のFPGAを搭載)
同上-Zedboard版
●対象聴講者
・低コストにビデオ・システムを開発しようとしている方
・FPGAでのビデオ信号処理の実装方法の基礎を知りたい方
・C言語設計および非HDL設計に興味のある方
・FPGAに搭載されたMPUを活用したい方
・C言語またはHDLでの組込システム開発経験推奨
●講演の目標
・ビデオ・システム基礎の理解
・FPGAのシステム・プラット・フォームとしての応用方法の理解
・効率の良いハードウェア・ソフトウェア平行開発方法の理解
・本セミナの終了時刻は18:00を予定しています
【受講者が持参するもの】
・FPGAボード(ZyboまたはZedboard):Zybo推奨(お得な受講時同時購入バンドルプランをご利用ください)
※FPGAボードを持参しなくてもセミナ受講は可能です.(PCでの実習もあり)詳細は申込時にお問い合わせください.
・2Gバイト以上のUSBメモリ(作業済みデータの持ち帰りを希望される方のみ):実習で使用する例題デザイン・ファイルのアーカイブはDVDで配布
・その他実習に必要な機材(PC※,イメージ・センサ・モジュール,モニタ)は事務局で用意します.
※PCはお持込も可能です.(ただし,指定バージョンのザイリンクス設計ツールを事前にインストールして動作確認をしておいてください.詳細はお申込み時にお問い合わせください)
・FPGAボード(ZyboまたはZedboard):Zybo推奨(お得な受講時同時購入バンドルプランをご利用ください)
※FPGAボードを持参しなくてもセミナ受講は可能です.(PCでの実習もあり)詳細は申込時にお問い合わせください.
・2Gバイト以上のUSBメモリ(作業済みデータの持ち帰りを希望される方のみ):実習で使用する例題デザイン・ファイルのアーカイブはDVDで配布
・その他実習に必要な機材(PC※,イメージ・センサ・モジュール,モニタ)は事務局で用意します.
※PCはお持込も可能です.(ただし,指定バージョンのザイリンクス設計ツールを事前にインストールして動作確認をしておいてください.詳細はお申込み時にお問い合わせください)
【講師】
早乙女 勝昭 氏〔アドバンスド・テクノロジー・リサーチ・ジャパン合同会社 President & CXO 〕
FPGAエバンジェリスト.FPGAマガジン#6,#10特集記事執筆.
早乙女 勝昭 氏〔アドバンスド・テクノロジー・リサーチ・ジャパン合同会社 President & CXO 〕
FPGAエバンジェリスト.FPGAマガジン#6,#10特集記事執筆.